恷仟のプロトタイピング?ソリュ`ション HAPSとエミュレ`ション?ソリュ`ションZeBuは、匍順から薦な屶隔を誼ています。和はユ`ザ`ならびにパ`トナ`光芙のコメントです。
仝肝弊旗のエミュレ`ションとプロトタイピングには、念箭のないパフォ`マンス、m魹圈來が箔められます。厘?は、匍順恷互の否楚☆、パフォ`マンス、デバッグC嬬を笋┐AMD Versal Premium VP1902アダプティブSoCをシノプシス芙のEP-Readyハ`ドウェア?プラットフォ`ムにy栽することによって、パフォ`マンスを個鋲するだけでなく、エンジニアリング?チ`ムが恷も勸伉議な仟しいASICおよびSoCデザインを編^して恷m晒していく圭隈も筝錣靴討い泙后5栄腓肇轡離廛轡紘腓箸礼L定のパ`トナ`シップの撹惚により、譜柴宀の峻は、AI/MLワ`クロ`ドからマルチダイ?ア`キテクチャまでの恷も}jな編^n}にIして、偏誘秘までのrgをゝ弔剖命sすることが辛嬬となりました々
☆ 2023定5埖のAMD芙坪蛍裂に児づく。Versal Premium VP1902デバイスと栽麿芙のu瞳を曳^するための6秘薦LUTカウントを聞喘。
仝モジュ`ル塀HAVC嬬のZeBu Server 5プラットフォ`ムへのにより、AMD雰貧恷寄の肝弊旗デバイスの}jな編^n}にIするためのスケ`ラブルなエミュレ`ション?ロ`ドマップがgFしました。輝芙は、ソフトウェア?ワ`クロ`ドを紗龍した互堀エミュレ`ションをg佩するために、L定にわたってZeBu EPソリュ`ションを聞喘してきました。シノプシス芙のEP-Readyハ`ドウェア?コンセプトにより、デザインがM辰垢襪砲弔譴同慴に鬉犬謄廛蹈肇織ぅ團鵐阿離罘`スケ`スに俳り紋え、ワ`クロ`ドのスル`プットを寄嫌に鯢呂気擦襪海箸辛嬬になりました。ZeBu-200とHAPS-200のEP-Readyシステムにより、デザイン編^とソフトウェア編^の紗堀をさらに互めることが辛嬬になります々
仝シノプシス芙は、Arm Total Designの嶷勣なメンバ`であり、Arm Compute SubsystemsCSSを児にしたu瞳を儻堀かつ_gに編^するための嶷勣なツ`ルと枠M議なHAVC嬬を戻工しています。仟しいZeBu-200およびHAPS-200を試喘されることにより、お人光芙では、}j晒をOめるデ`タセンタ`?インフラやdシステム鬚吋船奪?デザインにArm CSSをy栽するための_k豚gを玉sすることが辛嬬となるでしょう々
仝寄トなAI麻デ`タセットをI尖する偏ニ`ズの紗により、寄トなGPUとCPUの麻パワ`が駅勣となっているため、輝芙の肝弊旗AII尖システムの_k豚gは定肝リリ`スのレベルにまでRsされています。そのため、恷互クラスのプロトタイピング?ソリュ`ションが駅勣となっています。シノプシス芙のHAPS-200は、匍順恷堀のプロトタイピング?スピ`ドを戻工してくれます。輝芙では、HAPS-200を聞って50MHzのパフォ`マンスのプロトタイプの_kに撹孔し、これにより輝芙のソフトウェア_kの伏b來は寄嫌に鯢呂靴泙靴拭ソフトウェア_kチ`ムが畠中議に試喘できるようにするため、輝芙ではHAPS-200の秘をしていく鮫です々
仝SiFiveは、掲械に寄トでコンフィギュアブルなRISC-V CPUとAIコアIPのポ`トフォリオを戻工しています。輝芙では、HAPS貧でソフトウェアワ`クロ`ドを聞喘してIPをレ譴縫謄好箸靴討り、匯晩あたり採孥もの編^サイクルをg佩しています。肝弊旗のCPUやAIコアがより寄きく}jになるにつれて、これらをより寄きくより互來嬬なFPGAに紳糞弔縫泪奪團鵐阿垢覬慴があります。EP-Readyハ`ドウェアのHAPS-200は、弌さなマイクロコントロ`ラ?デザインから寄トなデ`タセンタ`鬚吋妊競ぅ鵑泙妊好羽`ラブルにプロトタイピングでき、リファレンス?システムのフル?エミュレ`ションにも喘できるFPGAプラットフォ`ムを暴たちに戻工してくれています々